DEPIC(double ended primary inductance converter)と名付けた回路があります。
プロフィール で紹介しましたが、SEPICと類似のインバータ回路の特許を30年以上前に出願し登録になりました。
1石インバータのVCEに発生する振動電圧をクランプし抑制します。
ブリッジインバータのVDSの最大値は電源電圧と同一ですが、
プッシュプルインバ-タのVDSの最大値は電源電圧の2倍に共振スパイク電圧が重畳されます。
従来のスナバ回路
共振スパイク電圧は低くなりますが、損失が発生します。
DEPICはプッシュプルインバ-タの共振スパイク電圧を無損失で無くし、VDSの最大値を電源電圧の2倍に抑制します。
上図の電圧波形は、電流トランス型DC/DCコンバータ回路 で紹介したDEPIC(リギング電圧対策回路)のVDSです。
プッシュプルインバ-タはGND側に制御ICを配置し、FETを直接駆動できるため、回路構成がシンプルになります。
最近ほとんど使用されていませんが、見直されると思っています。